一種振蕩器電路的制作方法
【技術領域】
[0001]本實用新型涉及振蕩器電路。
【背景技術】
[0002]振蕩器大都是通過電容的充放電和一個參考電壓相比較得到振蕩信號,為了簡化振蕩器結構、降低功耗、提高頻率,為此設計了一種低功耗高頻率振蕩器電路。
【發(fā)明內容】
[0003]本實用新型旨在提供一種低功耗高頻率振蕩器電路。
[0004]一種振蕩器電路,包括第一運算放大器、第一 NM0S管、第一電阻、第一 PM0S管、第二 PM0S管、第二 NM0S管、第三PM0S管、第四PM0S管、第三NM0S管、第四NM0S管、第一電容、第一反相器和第二反相器:
[0005]所述第一運算放大器的正輸入端接基準電壓VREF1,負輸入端接所述第一 NM0S管的源極和所述第一電阻的一端,輸出端接所述第一 NM0S管的柵極;
[0006]所述第一 NM0S管的柵極接所述第一運算放大器的輸出端,漏極接所述第一 PM0S管的柵極和漏極和所述第二 PM0S管的柵極和所述第三PM0S管的柵極,源極接所述第一運算放大器的負輸入端和所述第一電阻的一端;
[0007]所述第一電阻的一端接所述第一運算放大器的負輸入端和所述第一 NM0S管的源極,另一端接地;
[0008]所述第一 PM0S管的柵極和漏極接在一起再接所述第一 NM0S管的漏極和所述第二PM0S管的柵極和所述第三PM0S管的柵極,源極接電源電壓VCC ;
[0009]所述第二 PM0S管的柵極接所述第一 PM0S管的柵極和漏極和所述第一 NM0S管的漏極和所述第三PM0S管的柵極,漏極接所述第二 NM0S管的柵極和漏極和所述第四NM0S管的柵極,源極接電源電壓VCC ;
[0010]所述第二 NM0S管的柵極和漏極接在一起再接所述第二 PM0S管的漏極和所述第四NM0S管的柵極,源極接地;
[0011]所述第三PM0S管的柵極接所述第一 NM0S管的漏極和所述第一 PM0S管的柵極和漏極和所述第二 PM0S管的柵極,漏極接所述第四PM0S管的源極,源極接電源電壓VCC ;
[0012]所述第四PM0S管的柵極接所述第三NM0S管的柵極和所述第二反相器的輸出端,漏極接所述第一電容的一端和所述第一反相器的輸入端,源極接所述第三PM0S管的漏極;
[0013]所述第三NM0S管的柵極接所述第四PM0S管的柵極和所述第二反相器的輸出端,漏極接所述第四PM0S管的漏極和所述第一電容的一端和所述第一反相器的輸入端,源極接所述第四NM0S管的漏極;
[0014]所述第四NM0S管的柵極接所述第二 PM0S管的漏極和所述第二 NM0S管的柵極和漏極,漏極接所述第三NM0S管的源極,源極接地;
[0015]所述第一電容的一端接所述第四PM0S管的漏極和所述第三NM0S管的漏極和所述第一反相器的輸入端,另一端接地;
[0016]所述第一反相器的輸入端接所述第四PM0S管的漏極和所述第三NM0S管的漏極和所述第一電容的一端,輸出端接所述第二反相器的輸入端;
[0017]所述第二反相器的輸入端接所述第一反相器的輸出端,輸出端接所述第四PM0S管的柵極和所述第三NM0S管的柵極并作為振蕩器電路的輸出端0SC0UT。
[0018]所述第一運算放大器和所述第一 NM0S管構成跟隨器,所述第一電阻上的電壓等于基準電壓VREF1,所述第一電阻上的電流等于基準電壓VREF1除以所述第一電阻電阻值,該電流就是11,再通過鏡像給所述第二 PM0S管電流為12和所述第三PM0S管電流為13 ;電流12再通過所述第二 NM0S管鏡像給所述第四NM0S管產生電流14 ;電流13作為對所述第一電容充電用的電流,電流14作為對所述第一電容放電用的電流;當所述第四PM0S管導通時,電流13對所述第一電容充電;當所述第三NM0S管導通時,所述第一電容放電;當所述第三PM0S管導通時對所述第一電容充電到所述第一反相器翻轉時,振蕩器輸出端0SC0UT為高電平;接著所述第三NM0S管導通,電流14對所述第一電容進行放電到所述第一反相器又翻轉時,振蕩器輸出0SC0UT為低電平;接著進入下一個周期;由于所述第一反相器112的翻轉電壓很低,所述第一電容111充電的電壓很低,只是一個NM0S管的閾值電壓,翻轉頻率就很高,也即是振蕩頻率就很高;對于一個振蕩頻率來說,由于所述第一電容111充電的電壓低,充電時間就少,所消耗的電能就少。
【附圖說明】
[0019]圖1為本實用新型的振蕩器電路的電路圖。
【具體實施方式】
[0020]以下結合附圖對本【實用新型內容】進一步說明。
[0021]—種振蕩器電路,如圖1所不,包括第一運算放大器101、第一 NM0S管102、第一電阻 103、第一 PM0S 管 104、第二 PM0S 管 105、第二 NM0S 管 106、第三 PM0S 管 107、第四 PM0S管108、第三NM0S管109、第四NM0S管110、第一電容111、第一反相器112和第二反相器113:
[0022]所述第一運算放大器101的正輸入端接基準電壓VREF1,負輸入端接所述第一NM0S管102的源極和所述第一電阻103的一端,輸出端接所述第一 NM0S管102的柵極;
[0023]所述第一 NM0S管102的柵極接所述第一運算放大器101的輸出端,漏極接所述第一 PM0S管104的柵極和漏極和所述第二 PM0S管105的柵極和所述第三PM0S管107的柵極,源極接所述第一運算放大器101的負輸入端和所述第一電阻103的一端;
[0024]所述第一電阻103的一端接所述第一運算放大器101的負輸入端和所述第一NM0S管102的源極,另一端接地;
[0025]所述第一 PM0S管104的柵極和漏極接在一起再接所述第一 NM0S管102的漏極和所述第二 PM0S管105的柵極和所述第三PM0S管107的柵極,源極接電源電壓VCC ;
[0026]所述第二 PM0S管105的柵極接所述第一 PM0S管104的柵極和漏極和所述第一NM0S管102的漏極和所述第三PM0S管107的柵極,漏極接所述第二 NM0S管106的柵極和漏極和所述第四NMOS管110的柵極,源極接電源電壓VCC ;
[00