本發(fā)明涉及顯示,尤其涉及一種時(shí)鐘校準(zhǔn)方法、顯示驅(qū)動(dòng)方法和顯示裝置。
背景技術(shù):
1、顯示裝置可以包括顯示面板和控制部件,控制部件用于驅(qū)動(dòng)顯示面板進(jìn)行顯示。相關(guān)技術(shù)中,控制部件中可包括時(shí)序控制器(timing?controller,tcon)和顯示驅(qū)動(dòng)芯片。時(shí)序控制器作為控制部件中的發(fā)送端,顯示驅(qū)動(dòng)芯片作為控制部件中的接收端,時(shí)序控制器與顯示驅(qū)動(dòng)芯片之間例如通過點(diǎn)對(duì)點(diǎn)(point?to?point,p2p)信號(hào)接口-傳輸協(xié)議進(jìn)行通信。時(shí)序控制器在向顯示驅(qū)動(dòng)芯片發(fā)送顯示數(shù)據(jù),控制顯示驅(qū)動(dòng)芯片驅(qū)動(dòng)顯示面板進(jìn)行顯示之前,通常需要對(duì)顯示驅(qū)動(dòng)芯片進(jìn)行時(shí)鐘校準(zhǔn)。但是,相關(guān)技術(shù)中,時(shí)鐘校準(zhǔn)的耗時(shí)較長(zhǎng),無法快速完成顯示驅(qū)動(dòng)前的配置過程。
技術(shù)實(shí)現(xiàn)思路
1、本發(fā)明提供了一種時(shí)鐘校準(zhǔn)方法、顯示驅(qū)動(dòng)方法和顯示裝置,以快速完成時(shí)鐘校準(zhǔn)。
2、第一方面,本發(fā)明實(shí)施例提供了一種時(shí)鐘校準(zhǔn)方法,應(yīng)用于時(shí)序控制器;
3、所述時(shí)鐘校準(zhǔn)方法包括:
4、以當(dāng)前檔位向顯示驅(qū)動(dòng)芯片發(fā)送時(shí)鐘校準(zhǔn)信號(hào);
5、在接收到所述顯示驅(qū)動(dòng)芯片返回的校準(zhǔn)失敗信號(hào)時(shí),累計(jì)時(shí)鐘校準(zhǔn)失敗次數(shù);
6、在所述時(shí)鐘校準(zhǔn)失敗次數(shù)不滿足預(yù)設(shè)條件的情況下,再次以所述當(dāng)前檔位向所述顯示驅(qū)動(dòng)芯片發(fā)送所述時(shí)鐘校準(zhǔn)信號(hào);
7、在所述時(shí)鐘校準(zhǔn)失敗次數(shù)滿足所述預(yù)設(shè)條件的情況下,以下一檔位向所述顯示驅(qū)動(dòng)芯片發(fā)送所述時(shí)鐘校準(zhǔn)信號(hào);其中,所述下一檔位中所述時(shí)鐘校準(zhǔn)信號(hào)的幅值高于所述當(dāng)前檔位中所述時(shí)鐘校準(zhǔn)信號(hào)的幅值。
8、可選地,所述顯示驅(qū)動(dòng)芯片包括第一工作模式;在所述顯示驅(qū)動(dòng)芯片工作于所述第一工作模式的情況下,所述預(yù)設(shè)條件包括:所述時(shí)鐘校準(zhǔn)失敗次數(shù)達(dá)到所述當(dāng)前檔位對(duì)應(yīng)的第一次數(shù)閾值;
9、優(yōu)選地,在以下一檔位向所述顯示驅(qū)動(dòng)芯片發(fā)送所述時(shí)鐘校準(zhǔn)信號(hào)時(shí),所述時(shí)鐘校準(zhǔn)方法還包括:將所述時(shí)鐘校準(zhǔn)失敗次數(shù)清零。
10、可選地,在所述顯示驅(qū)動(dòng)芯片工作于所述第一驅(qū)動(dòng)模式的情況下,每次在向所述顯示驅(qū)動(dòng)芯片發(fā)送時(shí)鐘校準(zhǔn)信號(hào)之前,還包括:向所述顯示驅(qū)動(dòng)芯片發(fā)送配置指令;
11、優(yōu)選地,所述時(shí)鐘校準(zhǔn)方法還包括:
12、在所述時(shí)序控制器上電后,第一次向所述顯示驅(qū)動(dòng)芯片發(fā)送時(shí)鐘校準(zhǔn)信號(hào)時(shí),以默認(rèn)檔位向所述顯示驅(qū)動(dòng)芯片發(fā)送時(shí)鐘校準(zhǔn)信號(hào);其中,所述默認(rèn)檔位中所述時(shí)鐘校準(zhǔn)信號(hào)的幅值最低。
13、可選地,所述顯示驅(qū)動(dòng)芯片包括第二工作模式;
14、在所述顯示驅(qū)動(dòng)芯片工作于所述第二驅(qū)動(dòng)模式的情況下,所述預(yù)設(shè)條件包括:?jiǎn)挝粫r(shí)間內(nèi),所述時(shí)鐘校準(zhǔn)失敗次數(shù)達(dá)到所述當(dāng)前檔位對(duì)應(yīng)的第二次數(shù)閾值。
15、可選地,在所述顯示驅(qū)動(dòng)芯片工作于所述第二驅(qū)動(dòng)模式的情況下,當(dāng)所述時(shí)鐘校準(zhǔn)失敗次數(shù)滿足所述預(yù)設(shè)條件時(shí),還包括:
16、將檔位調(diào)整標(biāo)志位的數(shù)值由所述當(dāng)前檔位對(duì)應(yīng)的數(shù)值更改為所述下一檔位對(duì)應(yīng)的數(shù)值;
17、優(yōu)選地,所述時(shí)鐘校準(zhǔn)方法還包括:
18、當(dāng)單位時(shí)間內(nèi)未接收到所述校準(zhǔn)失敗信號(hào)時(shí),將所述檔位調(diào)整標(biāo)志位的數(shù)值更改當(dāng)前數(shù)值所屬檔位的上一檔位所對(duì)應(yīng)的數(shù)值,或者更改為默認(rèn)檔位對(duì)應(yīng)的數(shù)值;其中,上一檔位中所述時(shí)鐘校準(zhǔn)信號(hào)的幅值低于所述當(dāng)前數(shù)值所屬檔位中所述時(shí)鐘校準(zhǔn)信號(hào)的幅值;所述默認(rèn)檔位中所述時(shí)鐘校準(zhǔn)信號(hào)的幅值最低;
19、優(yōu)選地,所述時(shí)鐘校準(zhǔn)方法中包括多輪時(shí)鐘校準(zhǔn);每輪時(shí)鐘校準(zhǔn)中,所述時(shí)序控制器向所述顯示驅(qū)動(dòng)芯片發(fā)送至少一次時(shí)鐘校準(zhǔn)信號(hào);
20、其中,每輪時(shí)鐘校準(zhǔn)中,所述時(shí)序控制器根據(jù)所述檔位調(diào)整標(biāo)志位的數(shù)值確定第一次向所述顯示驅(qū)動(dòng)芯片發(fā)送時(shí)鐘校準(zhǔn)信號(hào)時(shí)所采用的檔位;
21、優(yōu)選地,所述檔位調(diào)整標(biāo)志位的數(shù)值采用二進(jìn)制編碼形式;
22、優(yōu)選地,所述下一檔位對(duì)應(yīng)的數(shù)值相較于所述當(dāng)前檔位的數(shù)值多1。
23、可選地,所述時(shí)序控制器通過第一信號(hào)線連接所述顯示驅(qū)動(dòng)芯片;
24、在向所述顯示驅(qū)動(dòng)芯片發(fā)送時(shí)鐘校準(zhǔn)信號(hào)之前,還包括:
25、根據(jù)所述第一信號(hào)線的電平狀態(tài),判斷所述顯示驅(qū)動(dòng)芯片的工作模式;其中,所述第一信號(hào)線為第一電平時(shí),表征所述顯示驅(qū)動(dòng)芯片工作于第一工作模式;所述第一信號(hào)線為第二電平時(shí),表征所述顯示驅(qū)動(dòng)芯片工作于第二工作模式;所述第一電平與所述第二電平不同;
26、優(yōu)選地,所述時(shí)序控制器還通過第二信號(hào)線連接所述顯示驅(qū)動(dòng)芯片;
27、在所述顯示驅(qū)動(dòng)芯片工作于所述第一工作模式的情況下,所述時(shí)序控制器通過所述第一信號(hào)線向所述顯示驅(qū)動(dòng)芯片發(fā)送所述時(shí)鐘校準(zhǔn)信號(hào);
28、在所述顯示驅(qū)動(dòng)芯片工作于所述第二工作模式的情況下,所述時(shí)序控制器通過所述第二信號(hào)線向所述顯示驅(qū)動(dòng)芯片發(fā)送所述時(shí)鐘校準(zhǔn)信號(hào)。
29、第二方面,本發(fā)明實(shí)施例還提供了一種顯示驅(qū)動(dòng)方法,應(yīng)用于時(shí)序控制器;
30、所述顯示面板的驅(qū)動(dòng)方法包括:
31、配置階段,采用本發(fā)明任意實(shí)施例所提供的時(shí)鐘校準(zhǔn)方法對(duì)顯示驅(qū)動(dòng)芯片進(jìn)行時(shí)鐘校準(zhǔn);
32、顯示階段,向所述顯示驅(qū)動(dòng)芯片傳輸顯示數(shù)據(jù),使所述顯示驅(qū)動(dòng)芯片根據(jù)所述顯示數(shù)據(jù)驅(qū)動(dòng)顯示面板進(jìn)行顯示。
33、可選地,在所述顯示階段之前,還包括:
34、傳輸狀態(tài)確認(rèn)階段,向所述顯示驅(qū)動(dòng)芯片傳輸鏈路穩(wěn)定序列;
35、優(yōu)選地,在所述傳輸狀態(tài)確認(rèn)階段,向所述顯示驅(qū)動(dòng)芯片傳輸?shù)逆溌贩€(wěn)定序列的個(gè)數(shù)大于預(yù)設(shè)數(shù)量閾值;且所述傳輸狀態(tài)確認(rèn)階段的持續(xù)時(shí)間超過第一預(yù)設(shè)時(shí)間;
36、優(yōu)選地,所述預(yù)設(shè)數(shù)量閾值大于或等于5,所述第一預(yù)設(shè)時(shí)間大于或等于1微秒。
37、可選地,在所述顯示階段中,還包括:
38、在接收到所述顯示驅(qū)動(dòng)芯片發(fā)送的中斷請(qǐng)求的情況下,返回所述配置階段;其中,所述中斷請(qǐng)求表征所述顯示驅(qū)動(dòng)芯片的時(shí)鐘失鎖。
39、第三方面,本發(fā)明實(shí)施例還提供了一種顯示裝置,包括:時(shí)序控制器、顯示驅(qū)動(dòng)芯片和顯示面板;所述顯示驅(qū)動(dòng)芯片分別連接所述時(shí)序控制器和所述顯示面板;
40、所述時(shí)序控制器用于執(zhí)行本發(fā)明任意實(shí)施例所提供的時(shí)鐘校準(zhǔn)方法,以及,執(zhí)行本發(fā)明任意實(shí)施例所提供的顯示驅(qū)動(dòng)方法。
41、本發(fā)明實(shí)施例提供的時(shí)鐘校準(zhǔn)方法,通過統(tǒng)計(jì)顯示驅(qū)動(dòng)芯片的校準(zhǔn)失敗次數(shù),并根據(jù)與預(yù)設(shè)條件的比對(duì)結(jié)果,自動(dòng)調(diào)整時(shí)鐘校準(zhǔn)信號(hào)的檔位。具體地,本發(fā)明實(shí)施例可以在時(shí)鐘校準(zhǔn)失敗次數(shù)滿足預(yù)設(shè)條件的情況下提升時(shí)鐘校準(zhǔn)信號(hào)的檔位,從而提升信號(hào)質(zhì)量,相比于采用固定信號(hào)幅值的情況,可有效縮減時(shí)鐘校準(zhǔn)耗時(shí),提升校準(zhǔn)效率。尤其是在復(fù)雜電磁環(huán)境下,自適應(yīng)調(diào)整信號(hào)檔位有利于快速完成時(shí)鐘校準(zhǔn),有效減少校準(zhǔn)失敗對(duì)顯示效果的影響。另一方面,在時(shí)鐘校準(zhǔn)失敗次數(shù)不滿足預(yù)設(shè)條件的情況下,仍采用當(dāng)前檔位,不進(jìn)行升檔,可排除偶發(fā)干擾,避免因升檔帶來的額外的功耗開支,從而兼顧低功耗和快速校準(zhǔn)的需求。
42、應(yīng)當(dāng)理解,本部分所描述的內(nèi)容并非旨在標(biāo)識(shí)本發(fā)明的實(shí)施例的關(guān)鍵或重要特征,也不用于限制本發(fā)明的范圍。本發(fā)明的其它特征將通過以下的說明書而變得容易理解。